Ders AdıKodu Yerel KrediAKTS Ders (saat/hafta)Uygulama (saat/hafta)Laboratuar (saat/hafta)
Programlanabilir Lojik Devre TasarımıEHM411036300
ÖnkoşullarYok
YarıyılGüz
Dersin DiliTürkçe
Dersin SeviyesiLisans
Dersin TürüSeçmeli @ Elektronik & Haberleşme Mühendisliği Lisans Programı
Ders KategorisiUzmanlık/Alan Dersleri
Dersin Veriliş ŞekliYüz yüze
Dersi Sunan Akademik BirimElektronik & Haberleşme Mühendisliği Bölümü
Dersin KoordinatörüBurcu Erkmen
Dersi Veren(ler)Herman Sedef
Asistan(lar)ı
Dersin AmacıDonanım tanımlama dili kullanılarak FPGA üzerinde sayısal devre tasarımını öğretmek
Dersin İçeriğiProgramlanabilir Lojik Elemanlar (PLD),Programlanabilir Kapı Dizileri (PGA) ve Mimarileri, PLD Teknolojileri ve Ürünleri, Lojik Devre Elemanları ve Yapıları hakkında genel bilgi, Donanım tanımlama dilleri (HDL) hakkında genel bilgi, Davranışsal ve kapı seviyesi tasarım modeli, Benzetim ortamının tanıtımı, Kombinezonsal devre tasarımı ve benzetim örnekleri, Ardışıl devre tasarımı ve benzetim örnekleri, Senkron tasarım kavramı ve Maksimum çalışma frekansı belirleme, Basit lojik devre yapıları (Sayıcılar, Kaydediciler ve Aritmetik Devreler) hakkında bilgi, Sayıcılar, Kaydediciler ve Aritmetik Devrelerin HDL ile tasarımı ve simülasyonları, FPGA (Field Programmable Gate Array) sentezleme ve yerleştirme işlemleri, FPGA Programlama yöntemleri, FPGA içindeki farklı bellek yapıları
Ders Kitabı / Malzemesi / Önerilen Kaynaklar
  • Stephen Brown,Zvonko Vranesic; Fundamentals of Digital Logic with VHDL Design, McGraw-Hill 2005, ISBN 0-07-246085-7 Handouts Pong P. Chu, "FPGA Prototyping by VHDL Examples, Xilinx Spartan-3 Vesiyon" John Wiley & Son, 2008 ISE Simulator user guide, Xilinx / Documentation
Opsiyonel Program BileşenleriYok

Ders Öğrenim Çıktıları

  1. Öğrenciler lojik devre yapıları hakkındaki bilgisini günceller.
  2. Öğrenciler, PLD ve FPGA mimari yapıları hakkında bilgi birikimi kazanır..
  3. Öğrenciler, FPGA üzerinde HDL kullanarak sayısal devre tasarlama becerisi kazanır.
  4. Öğrenciler, karmaşık sayısal devrelerin tasarımını sistematik biçimde gerçekleştirmeyi öğrenir
  5. Öğrenciler kombinasyonel ve ardışıl devrelerin VHDL bazında tasarlama becerisi kazanır

Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları

HaftaKonularÖn Hazırlık
1Programlanabilir lojik Elemanlar (PLD)Handouts
2Programlanabilir Kapı Dizileri (PGA) ve mimarileri Handouts
3PLD Teknolojileri ve ÜrünleriHandouts
4Lojik Devre Elemanları ve yapıları hakkında genel bilgi Handouts
5Donanım Tanımlama Dilleri (HDL) hakkında genel bilgi S. Brown,Z. Vranesic; (Ch.2)
6Davranışsal ve kapı seviyesi tasarım modeli, benzetim ortamının tanıtımı S. Brown,Z. Vranesic; (Ch.3) ISE Simulator user guide,
7Kombinezonsal ve Ardışıl devre tasarımları ve benzetim örnekleri S. Brown,Z. Vranesic; (Ch.6)
8Senkron Tasarım kavramı ve Maksimum Çalışma Frekansı Belirleme S. Brown,Z. Vranesic; (Ch.7)
9Basit Lojik devre yapıları ve çalışma mantıkları S. Brown,Z. Vranesic; (Ch.7)
10Sayıcılar, Kaydediciler ve Aritmetik Devrelerin HDL ile tasarımı ve simülasyonları S. Brown,Z. Vranesic; (Ch.7) ISE Simulator user guide,
11FPGA (Field Programmable Gate Array) sentezleme ve yerleştirme işlemleri ISE Simulator user guide,
12FPGA programlama yöntemleri ISE Simulator user guide,
13FPGA içindeki farklı bellek yapıları Pong P. Chu (Ch.11)
14Proje sunumu
15Proje sunumu
16Final

Değerlendirme Sistemi

EtkinliklerSayıKatkı Payı
Devam/Katılım
Laboratuar
Uygulama
Arazi Çalışması
Derse Özgü Staj
Küçük Sınavlar/Stüdyo Kritiği
Ödev220
Sunum/Jüri
Projeler120
Seminer/Workshop
Ara Sınavlar220
Final140
Dönem İçi Çalışmaların Başarı Notuna Katkısı
Final Sınavının Başarı Notuna Katkısı
TOPLAM100

AKTS İşyükü Tablosu

EtkinliklerSayıSüresi (Saat)Toplam İşyükü
Ders Saati143
Laboratuar
Uygulama
Arazi Çalışması
Sınıf Dışı Ders Çalışması143
Derse Özgü Staj
Ödev210
Küçük Sınavlar/Stüdyo Kritiği
Projeler120
Sunum / Seminer
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi)215
Final (Sınav Süresi + Sınav Hazırlık Süresi)125
Toplam İşyükü :
Toplam İşyükü / 30(s) :
AKTS Kredisi :
Diğer NotlarYok