Ders AdıKodu Yerel KrediAKTS Ders (saat/hafta)Uygulama (saat/hafta)Laboratuar (saat/hafta)
Sayısal Elektronik DevreleriEHM401036300
ÖnkoşullarYok
YarıyılBahar
Dersin DiliTürkçe
Dersin SeviyesiLisans
Dersin TürüSeçmeli @ Elektronik & Haberleşme Mühendisliği Lisans Programı
Ders KategorisiUzmanlık/Alan Dersleri
Dersin Veriliş ŞekliYüz yüze
Dersi Sunan Akademik BirimElektronik & Haberleşme Mühendisliği Bölümü
Dersin KoordinatörüBurcu Erkmen
Dersi Veren(ler)Herman Sedef
Asistan(lar)ı
Dersin AmacıMOS elemanlar kullanarak sayısal tümdevrelerin analiz ve tasarımının öğrenilmesi
Dersin İçeriğiSayısal MOS tümdevre tasarımına giriş / Sayısal tümdevrelerin tasarım yöntemleri/ Sayısal MOS tümdevre tasarım kriterleri, statik ve dinamik karakteristikler / NMOS Evirici yapıları: Statik ve dinamik analiz / CMOS Evirici, statik ve dinamik analizi / MOS kapılar ve lojik fonksiyonların gerçeklenmesi / Ardışıl MOS lojik devreler / Dinamik lojik, Geçiş transistörü ve geçiş transistör lojiği / Senkron dinamik lojik / CMOS Domino lojik / dinamik lojik uygulamaları /Yarı iletken bellekler / Programlanabilir lojik diziler (PLA) / Sayısal devrelerin donanım tanımlama dilleriyle tasarımı
Ders Kitabı / Malzemesi / Önerilen Kaynaklar
  • S.Kang, Y.Leblebici, “CMOS Digital Integrated Circuits Analysis and Design” Ders notları Jacob Millman, Microelectronics, McGraw-Hill, 1987. T.A. Demassa, Z. Ciccone “Digital Integrated Circuits” J. Rabaey “Digital Integrated Circuits, A Design Perspective” M. H. Rashid, “SPICE for Circuits and Electronics”
Opsiyonel Program BileşenleriYok

Ders Öğrenim Çıktıları

  1. Öğrenciler,sayısal MOS tümdevrelerin analizi ve tasarımı konusunda bilgi ve deneyim kazanır.
  2. Öğrenciler kombinasyonel ve ardışıl devrelerin transistör bazında tasarlama becerisi kazanır
  3. Öğrenciler, transistör bazında hafıza elemanlarının çalışma prensiplerini öğrenir.
  4. Öğrenciler sayısal tasarım konusunda proje yapma becerisi kazanır.
  5. Öğrenciler, sayısal tasarım konusunda teknolojinin gelişimini öğrenir.

Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları

HaftaKonularÖn Hazırlık
1Sayısal MOS tümdevre tasarımına giriş Ders notları
2Sayısal tümdevrelerin tasarım yöntemleri Ders notları
3Sayısal MOS tümdevre tasarım kriterleri, statik ve dinamik karakteristikler S. Kang, Y.Leblebici (Ch-5,6)
4NMOS Evirici yapıları: Statik analizS. Kang, Y.Leblebici (Ch-5)
5NMOS Evirici yapıları: Dinamik analiz S.Kang, Y.Leblebici (Ch-6)
6CMOS Evirici, statik ve dinamik analizi S. Kang, Y.Leblebici (Ch-5)
7MOS kapılar ve lojik fonksiyonların gerçeklenmesi S.Kang, Y.Leblebici (Ch-7)
8Ardışıl MOS lojik devreler S.Kang, Y.Leblebici (Ch-8)
9CMOS Dinamik lojik devreler S.Kang, Y.Leblebici (Ch-9)
10Ara Sınav
11Geçiş transistörü ve geçiş transistör lojiği,Senkron dinamik lojikS.Kang, Y.Leblebici (Ch-9)
12CMOS Domino lojik ve dinamik lojik uygulamaları S.Kang, Y.Leblebici (Ch-9)
13Yarı iletken belleklerS.Kang, Y.Leblebici (Ch-9)
14Programlanabilir lojik diziler (PLA), Sayısal devrelerin donanım tanımlama dilleriyle tasarımı Ders notları
15Öğrencilerin Proje SunumlarıJacob Millman, Demassa, Z. Ciccone J. Rabaey M. H. Rashid,
16Final

Değerlendirme Sistemi

EtkinliklerSayıKatkı Payı
Devam/Katılım
Laboratuar
Uygulama
Arazi Çalışması
Derse Özgü Staj
Küçük Sınavlar/Stüdyo Kritiği
Ödev220
Sunum/Jüri
Projeler120
Seminer/Workshop
Ara Sınavlar120
Final140
Dönem İçi Çalışmaların Başarı Notuna Katkısı
Final Sınavının Başarı Notuna Katkısı
TOPLAM100

AKTS İşyükü Tablosu

EtkinliklerSayıSüresi (Saat)Toplam İşyükü
Ders Saati143
Laboratuar
Uygulama
Arazi Çalışması
Sınıf Dışı Ders Çalışması143
Derse Özgü Staj
Ödev215
Küçük Sınavlar/Stüdyo Kritiği
Projeler115
Sunum / Seminer
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi)120
Final (Sınav Süresi + Sınav Hazırlık Süresi)125
Toplam İşyükü :
Toplam İşyükü / 30(s) :
AKTS Kredisi :
Diğer NotlarYok